Были разработаны, отлажены и использованы многочисленные пакеты программ, например:
• Логического и схемотехнического проектирования,
• Логического моделирования каждой БИС в отдельности и их взаимодействия,
• Генерации контролирующих тестов,
• Библиотеки базовых элементов (транзисторов, диодов и т.п.) с конструктивно-технологическими ограничениями,
• Прорисовки топологии и корректировки принципиальной схемы,
• Разработки микропрограмм (язык написания микропрограмм, программы минимизации булевых функций, моделирования и т.п.),
• Программы изготовления перфолент для изготовления фотошаблонов
и ряд других программных пакетов.
Однако наиболее трудоёмкая операция – топологическое проектирование выполнялось тогда ещё вручную.
В ходе выполнения разработки складывался творческий коллектив единомышленников, проработавший впоследствии многие годы.
Рабочая группа
Руководство НЦ также живо интересовалось проблемой создания отечественных микропроцессоров. Когда идеология создания микропроцессорных БИС была определена, проработана архитектура и схемотехника БИС, проведено их моделирование и выполнено множество других работ, наступил момент, требующий подключения топологов, технологов, разработчиков контрольно-измерительного и технологического оборудования и т.п. С этой целью руководством НЦ в 1974 г. была создана рабочая группа из ведущих специалистов предприятий Зеленограда, которая подключилась к работам, выполняемым в СВЦ. В состав группы входили:
• Председатель – заместитель по науке – главный инженер НЦ А.А. Васенков;
• От СВЦ – П.В. Нестеров, Ю.Е. Чичерин, В.Л. Дшхунян, Н.М. Воробьёв, В.А. Меркулов, Б.М. Малашевич, Ю.М. Петров;
• От НИИТТ – В.С. Баранов, Э.Е. Иванов, Е.И. Кузнецов, Г.В. Колобков, Л.К. Минкин, Л.М. Можаров, Ю.А. Платонов, В.И. Рыженков, В.О. Филиппенко;
• От НИИ МЭ – В.Я. Контарёв, В.М. Гусаков, А.И. Березенко, В.В. Трушин, Б.В. Орлов;
• От НИИ ТМ – Л.А. Богородицкий, Л.М. Попель;
• От ДНЦ – Ю.В. Терехов, В.П. Козидубов, В.А. Кундин, В.И. Трифонов.
Рабочая группа еженедельно собиралась под председательством А.А. Васенкова и решала все возникающие проблемы.
Как только рабочая группа окончательно определилась с основами архитектуры микропроцессоров, приказом НЦ от 6.9. 1974 г., № 656 была открыта комплексная ОКР «Микропроцессор» (ГК А.А. Васенков) по схемотехническому, технологическому и конструктивному проектированию первого асинхронного микропроцессорного комплекта на основе высокопороговой КМОП технологии, а также микро-ЭВМ на его основе. Была определена специализация предприятий и сроки изготовления опытных образцов:
• СВЦ (зам. ГК Д.И. Юдицкий):
; по разработке архитектуры, структуры, математического обеспечения микро- и мини-ЭВМ и схемотехнической разработке БИС АЛУ и ПЛМ – август 1975 г.,
; по разработке и изготовлению двух образцов микро-ЭВМ на основе БИС АЛУ, ПЛМ и ОЗУ – май 1975 г.
• НИИТТ (зам. ГК А.К. Катман):
; по разработке БИС АЛУ (арифметическо-логического устройства) – май 1975 г.,
• НИИМЭ (зам. ГК А.Р. Назарьян):
; БИС ПЛМ (программируемой логической матрицы) – май 1975 г.,
; БИС ОЗУ 256 бит – май 1975 г.,
; БИС ПЗУ 1024 бит – декабрь 1975 г.
ОКР была объявлена особо важной, оплата труда – аккордной.
В июне 1975 г. НИР «Юз-1» была успешно завершена. Была разработана базовая архитектура универсального асинхронного секционного микропроцессорного комплекта. В ней на новом технологическом уровне были реализованы многие решения, апробированные на предыдущих разработках СВЦ. ППЗУ накопителя микрокоманд трансформировалось в БИС управляющей памяти и т.п.
В отчёте НИР «Юз-1» приведены варианты реализации устройств различных ЭВМ на основе разработанных БИС:
• 4 варианта арифметико-логических устройств, в т.ч.: 4- и 4n-разрядного, с плавающей запятой, с ускоренным умножением и делением и др.,
• 6 вариантов устройств микропрограммного управления ЭВМ,
• 6 вариантов микропроцессоров разной разрядности и вычислительной мощности,
• 3 варианта устройств ввода/вывода.
И это только малая часть того, что было реально сделано.